搜索结果: 151-165 共查到“知识库 计算机处理器技术”相关记录251条 . 查询时间(3.5 秒)
一种高速TLB的设计与实现
CAM SRAM 替换策略
2009/6/30
为了加快微处理器中线性地址向物理地址转换的速度,提出了一种高速TLB结构。结构采用全定制的CAM阵列和SRAM阵列,并根据CAM和SRAM单元的输出特点设计了精巧的读出放大逻辑,有效提高了TLB的读出速度。经流片测试,表明设计正确可靠,能够保证地址转换延时在1 ns左右。
一种基于遗传算法的高层次测试综合方法
资源分配 可测性 遗传算法
2009/6/29
提出一种基于遗传算法的高层次测试综合方法,在进行各种资源分配的过程中同时考虑可测性问题。该方法主要的特点在于提出了一种新颖的染色体编码方法,并设计了相应的遗传操作,避免了在进化过程中不可行解的产生。实验结果表明了算法在可测性方面的有效性。
基于去同步技术的异步8051设计与实现
异步电路 微控制器 去同步 握手协议
2009/6/26
随着半导体工艺的发展,同步电路面临的时钟偏差、功耗等问题日益突出,异步设计方法得到广泛研究和关注。去同步技术可以方便地实现从同步向异步的转化,成为很有前途的异步电路设计方法。基于去同步技术设计实现了一款异步8051微控制器,着重介绍了基于去同步技术的设计流程与异步控制器设计方法。分析表明,在相同的电压、温度条件下,该异步8051性能与同步8051相当,而功耗约为1/2。
基于不同类型Flash-ROM的Bootloader设计
NOR Flash NAND Flash 嵌入式系统
2009/6/25
嵌入式微处理器片内资源越来越复杂以至于离开操作系统管理的嵌入式系统将无法有效运行。如何根据开发板硬件资源来设计嵌入式操作系统的引导程序(Bootloader),无疑是一个重点和难点。介绍了具有不同固态存储类设备的嵌入式开发平台上的Bootloader的概念、主要任务和实现分析等。对比了NAND Flash和NOR Flash的主要异同。以加载ARM-Linux操作系统内核为例,阐述了基于TI TM...
基于CAVLD快速算法的硬件实现
快速解码 地址查找 H.264/AVC
2009/6/23
在H.264的解码过程中,由于CAVLD部分采用的是变长编码,不能通过并行机制来提高速度,限制了整个系统的性能。针对CAVLD的硬件实现,提出一种新的算法,该算法采用地址查找法来提高解码速度,同时通过采用流水线结构,加快解码速度,采用计算方法代替查找表,减少ROM资源。FPGA综合结果表明最高速度支持到106 MHz,通过与文献[5]比较,解码速度提高12%~48%。
多处理器并行EDPF优化实时调度算法
并行 调度返回 调度成功率
2009/6/16
实时多处理器系统的任务调度问题始终都是一个重要课题。针对该系统须保证任务截止期和有效性的特点,提出了一种并行EDPF(Earliest Deadline and Processing Time First)优化调度算法。该算法适用于可并行任务,并在考虑到了任务集的截止期和资源因素基础上,加入了运行时间因素,达到了减少调度返回次数以及提高有效性的目的。最后通过大量的仿真,分析了一些必要参数对调度成功...
基于64位CPU系统的计算性能比较:Opteron vs. Xeon
集群系统 64位处理器 计算流体动力学
2009/6/16
目前配置的计算机服务器大量采用64位AMD Opteron和Intel Xeon两种处理器。Opteron和Xeon处理器在时钟频率、内存控制器和I/O连接等诸多方面有所不同,这些差异导致基于这两种处理器的计算机集群系统有不同的特点,其性能与具体使用的应用程序密切相关。在构建面向高性能科学计算的集群系统时,选择基于何种64位处理器最为合理是众多用户所关心的一个重要话题,针对这个问题,对基于AMD ...
分布式内存管理系统的研究与设计
分布式计算 包 开放最短路径优先
2009/5/4
针对中小型企业数据处理的特点,提出了一种基于局域网的分布式内存管理系统,介绍了系统的数据组织方式、设计原理和各功能实体的具体实现。系统利用局域网内存资源存储数据,解决了磁盘输入/输出的性能瓶颈问题。把数据分成包,通过包管理实体对内存资源进行管理,利用同步协议机制保持主包和备包的同步。测试结果表明,利用系统对数据进行处理的效率是本机硬盘的5到7倍。
基于EPIC的同时多线程处理器取指策略
显式并行指令计算 取指策略 Itanium
2009/4/28
EPIC硬件简单,同时多线程易于开发线程级并行,在EPIC上实现同时多线程可以结合二者的优点。取指策略对同时多线程处理器的性能有重要影响。该文介绍了几种有代表性的超标量同时多线程处理器取指策略,分析了这些策略在EPIC同时多线程处理器上的适用性,提出了一种新的适用于EPIC的取指策略SICOUNT。分析表明SICOUNT策略可以充分利用EPIC软硬件协同的优势,在选择取指线程时使用编译器所提供的停...
基于SoC的VGA/LCD控制器设计和实现
片上系统 VGA/LCD控制器 AHB
2009/4/22
在集成电路制造工艺进入深亚微米后,片上系统以其性能好、体积小、功耗低的优点得到广泛应用,通过片上总线将各个IP核连接起来。该文介绍了基于SoC的VGA/LCD图形控制器的设计与实现,使用AMBA规范中的AHB总线互连,采用迸发传输、分割传输、ping-pong帧切换以及FIFO时钟控制等技术在保证图像输出的同时,尽可能降低控制器的总线占用率。
基于可信计算的PIR
私有信息获取 可信计算 安全处理器
2009/4/9
介绍了私有信息获取和可信计算的概念,由此引出了基于可信计算PIR的概念并列举了几种现有模型及其性能,并为进一步提高PIR的性能提出了一种新的模型,该模型可以把安全处理器(SC)读写数据库的时间复杂度从O(N3/2)降低到O(cN),其中c是大于1的 常数。
基于龙芯2C的嵌入式PC104 Plus处理器模块
龙芯2C 复位逻辑 布线拓扑
2009/4/8
介绍了基于国产芯片的嵌入式PC104 Plus处理器模块硬件系统的设计及实现。该模块以龙芯2C CPU为核心,符合PC104 Plus总线规范,针对系统中的BIOS设计,系统复位逻辑设计以及内存布线拓扑等关键技术给出了相应的解决方法。基于该方案的处理器模块已经研制成功,能够稳定地运行嵌入式Linux 操作系统,并可靠地应用于一航空视频记录仪中。
基于嵌入式处理器的H .264编码器的存储优化
H.264 嵌入式处理器 存储优化
2009/4/3
由于H.264/AVC新标准采用了很多新技术,在可编程处理器的应用领域中,如果不进行优化将会需要非常大的存储空间。该文对编码器的存储复杂度进行了分析,在此基础上提出了基于宏块级的滤波和插值算法。为了便于嵌入式处理器的实现,提出了一种高效的内存管理调度策略。实验结果表明,优化方法在极大地降低存储复杂度(cycle:64.9%)的同时得到了更高的编码速率(76.6%),而只有很小的编码效率损失。
基于网络处理器的ATM网络流量监测分析
网络处理器 异步传输模式 流量
2009/3/18
针对异步传输模式网络,提出了流量监测指标。基于C-5网络处理器,设计并实现了ATM网络流量监测分析系统。该系统能够执行ATM网络的VPI/VCI利用率测量、信元重组及上层协议分析等功能。实验数据表明,系统在监测OC-3/OC-12链路时丢包率小于0.001%,满足速率及精度的要求,能够实现线速测量。