搜索结果: 91-105 共查到“知识库 计算机处理器技术”相关记录251条 . 查询时间(2.14 秒)
基于FSL总线的JPEG解码协处理器
FSL总线 JPEG 解码器 协处理器
2009/10/20
介绍一种面向嵌入式应用,能与Micrblaze处理器较好地异步协同工作,不需要专用双口RAM的JPEG解码协处理器。该JPEG解码器采用Verilog语言实现,能很好地处理JFIF格式的JPEG压缩文件,并且在只有少量缓冲空间的FIFO上能正确工作。验证实验结果表明,该处理器在xilinx公司的XUP Virtex II Pro开发板上,采用FSL总线与Microblaze 处理器相连,工作效率较...
基于龙芯平台的EBoot设计与实现
以太网引导程序 龙芯 WishBone总线协议
2009/10/12
在龙芯平台上支持Windows CE,对于龙芯处理器在更广泛领域的产业化应用具有重要意义。基于龙芯2E开发平台,设计一个具有可移植性的Windows CE的EBoot基本架构,并最终实现Windows CE的EBoot。实验结果表明,该方案在功能和稳定性上满足Windows CE的要求。
一种低功耗动态可重构cache方案
嵌入式系统 cache 低功耗 动态可重构
2009/9/18
嵌入式系统中,处理器功耗是十分受关注的,研究表明嵌入式系统中cache存储器的功耗占处理器总功耗的30%~60%。为此提出一种低功耗动态可重构的cache方案Tournament cache,该cache方案通过在传统cache结构的基础上增加三个计数器和一个寄存器,在程序运行的过程中,根据计数器统计的结果动态调整cache的相联度,使得相联度在1、2或4路之间变化,以适应不同程序段的需要,从而降...
面向专用指令集处理器设计的软硬件协同验证
专用指令集处理器 硬件仿真 指令集模拟器 软硬件协同验证
2010/3/22
为提高专用指令集处理器设计中的验证效率和覆盖率,将专用指令集处理器的寄存器传输级设计验证与汇编器、指令集模拟器等软件开发工具的测试相结合,提出一种软硬件协同验证方法。该方法按照覆盖率要求由软件自动产生测试程序和数据,将利用汇编器产生的机器指令输入到指令集模拟器和硬件仿真工具分别进行软硬件仿真,通过软硬件仿真结果自动比对得出联合验证结果。实践证明,该方法能够有效提高验证效率和覆盖率,缩短验证周期。
机载合成孔径雷达实时数字成象处理器的整机控制系统
实时数字成象处理器 整机控制 实时操作系统
2009/8/31
本文对机载合成孔径雷达实时数字成象处理器整机控制系统的系统组成及技术特点进行了研究,扼要阐述了运行在整机控制系统中的实吋操作系统的通讯、任务调度等机制。本文讨论了在实时操作系统中整机控制系统多任务的调度、通讯及多处理器之间的通讯、数据传递等问题,以及实时系统中“人机对话”的问题,并提出了解决问题的方法和系统的控制流程。
Design of Multi-disease Diagnosis Processor using Hypernetworks Technique
Diagnosis processor Hypernetworks Leukemia Mask
2010/2/2
In this paper, we propose disease diagnosis hardware
architecture by using Hypernetworks technique. It can be used to
diagnose 3 different diseases (SPECT Heart, Leukemia, Prostate
cancer). General...
多画面处理器的设计与实现
图像缩放 图像分割 现场可编程门阵列
2009/8/20
提出一种基于现场可编程门阵列的多画面处理器设计方法。该系统由视频输入模块、视频矩阵模块、A/D转换模块、视频信号处理模块、视频输出模块和控制模块组成。针对多画面处理的特点,给出信号调理、图像缩放、画面分割等关键技术的实现方法。实际应用证明该系统具有较好的显示效果。
网络处理器同步问题的编译优化方法
网络处理器 编译优化 同步
2009/8/17
网络处理器具有并行体系结构,而其高级语言往往具有串行语义。对串行程序进行并行化编译要求引入同步,而同步的优劣又影响生成代码的执行效率。针对网络处理器上的程序,提出一个对同步进行优化的程序划分算法以增加程序的并行性。实验数据表明,在一些有代表性的网络应用上,该算法可提高程序的并行性,并提升性能。
应用于网络安全协处理器的真随机数产生器
网络安全协处理器 真随机数产生器 环形振荡器
2009/8/17
介绍一款基于环形振荡器的真随机数产生器。电路使用固定频率时钟采样可控频率振荡器的输出,使用级间反馈随机改变可控频率振荡器的振荡频率。设计启动电路来保证环形振荡器快速起振,在使能信号无效时断开振荡电路以节省功耗。电路采用CMOS 0.18 μm标准工艺实现,使用Hspice_RF仿真环形振荡电路的相位抖动以获得最优设计参数。仿真结果表明,电路在输出速率为1 Gb/s时产生的随机序列具有良好的随机性,...
并行可配置ECC专用指令协处理器
椭圆曲线密码体制 并行 可配置
2009/8/13
采用软硬件结合的方法,给出一种基于VLIW的并行可配置椭圆曲线密码体制(ECC)专用指令协处理器架构。该协处理器采用点加、倍点并行调度算法,功能单元微结构采用可重构的思想,具有高度灵活性与较高运算速度,能支持域宽可伸缩的GF(p)与GF(2m)有限域上的可变参数Weierstrass曲线,签名认证算法可升级。实验结果表明,GF(p)域上192 bit的ECC点乘运算只需0.32 ms,比其他同类芯...
多核处理器片上Cache的选择性复制策略
对称多处理器 选择性复制 高速缓冲
2009/8/13
在统计分析8个典型测试程序的模拟运行的基础上,提出在多核处理器的私有L1上对部分只读共享数据进行复制以加快访问速度,对读-写共享数据采用“原地通信”策略,以减少一致性开销,针对其中的“写无效化共享标记”问题提出一种更简单的解决方法。从模拟实验的统计分析可知,采用这2种策略可获得比传统策略更小的平均访问时延和更高的空间利用率。
基于ARM处理器的嵌入式防火墙设计与实现
网络安全 防火墙 嵌入式 分布式
2009/8/13
基于软件实现的分布式防火墙存在“功能悖论”,基于专用网络处理器的硬件防火墙成本较高、难以普及到网络末端。该文针对以上问题,提出一种基于ARM处理器的嵌入式防火墙设计方案,采用核心板+扩展板的分板设计,进行U-Boot的定制、嵌入式操作系统的移植、网卡驱动及包过滤引擎的实现。实验结果表明,该防火墙实现成本小、处理速度快,在其硬件平台上可进行后续安全软件的开发。
基于AVR单片机的DSP算法
微处理器 AVR单片机 数字信号处理
2009/8/13
针对当前微处理器的高速处理性能,提出把微处理器作为基本的运算与控制单元,代替专用的数字信号处理芯片来执行控制动作。并以AVR单片机ATMEGA16L芯片为例,探讨设计过程中的程序优化策略及其他注意事项,为复杂控制算法在通信领域中的应用开辟一条新的途径。
基于Blackfin处理器的嵌入式GUI优化与实现
Blackfin处理器 图形用户界面 DMA优化
2009/8/13
针对Blackfin处理器强大的多媒体性能,研究图形用户界面(GUI)的相关优化技术,完成一个基于uClinux的嵌入式GUI系统。该系统具有体积小、高性能等特点,适用于需要高分辨率显示的电子产品。将该嵌入式GUI与Microwindows进行比较,相关的性能测试结果证明,该嵌入式GUI的实现为高性能嵌入式多媒体产品奠定了基础。